알테라코퍼레이션은 쿼투스(Quartus) II 소프트웨어 버전 8.1을 발표함으로써 CPLD, FPGA 및 하드카피 ASIC 디자인을 위한 성능과 생산성에서의 리더쉽을 더욱 강화했다.
이번에 발표된 쿼투스 II의 최신 버전은 다른 FPGA 벤더들이 제공하는 개발 소프트웨어보다 고밀도 FPGA 컴파일 시간이 세 배나 빠르다. 쿼투스 II 소프트웨어의 강화된 생산성 기능들로 인해 디자인 팀들은 타이밍 및 전력 최적화를 훨씬 빨리 마칠 수 있으며, 더 낮은 연구개발 비용으로 적기에 시장에 진입할 수 있다.
가트너의 브라이언 루이스(Bryan Lewis) 수석 애널리스트는, “FPGA의 공정이 갈수록 미세화되고 기능은 증가됨에 따라 디자인 팀이 생산성을 극대화하고 중대한 목표인 시장 진입 시기를 만족시킬 수 있도록 해주는 정교한 툴이 요구된다”라며 “알테라의 디자인 소프트웨어를 사용하면 FPGA 개발에 드는 기간이 늘어나지 않으면서, 타이밍 최적화를 더 빨리 마치고, 소비전력 요건을 만족시키며 성능을 극대화할 수 있다”라고 말했다.
전자 많이 본 뉴스
-
1
[CES 2025] CES 2025는 H·U·M·A·N 이다
-
2
[CES 2025] 젠슨 황 엔비디아 CEO “개인용 AI 슈퍼컴·로봇 플랫폼 출시”
-
3
반도체 장비도 '서비스 구독'
-
4
'진짜 마이크로 OLED가 온다'…삼성D 자회사 이매진 “RGB 패널 2분기 생산”
-
5
삼성이 만드는 로봇은 어떤 모습?…이동성·AI 강화 전망
-
6
삼성·LG, 거대 스크린으로 '나만의 AI TV' 선도
-
7
[CES 2025] 젠슨 황 엔비디아 CEO “삼성 HBM 성공 확신…SK 최태원 만날 것”
-
8
'AI 패키징' 도전 SK하이닉스, 글로벌 인력 확보 착수
-
9
삼성, 친환경 반도체 소재 美 테일러 팹에 적용
-
10
단독[CES 2025]류재철 LG전자 사장, 세라젬 부스서 척추 의료기기에 관심
브랜드 뉴스룸
×