日NEC, 범용LSI용 동기지연회로 "SMD매크로" 개발

일본NEC가 범용LSI용 디지털식 동기지연회로인 「다이렉트 동기미러지연(SMD)매크로」를 개발했다.

일본 「일간공업신문」에 따르면 이번 NEC가 개발한 「다이렉트 SMD 매크로」는 LSI의 고속화로 인해 발생하는 외부(입력)클록과 내부클록의 불일치를 직접 검지해 조절하는 회로의 일종으로, 현재 일반화돼 있는 지연회로는 클록구동회로의 지연량을 이미 알고 있는 D램에만 적용할 수 있었으나 SMD는 주문형반도체(ASIC), 시스템 온 칩 등 광범위한 LSI에 사용할 수 있다.

특히 이 SMD는 대기시 전력 소비가 거의 없어 범용LSI 전반에서 위상제어회로(PLL) 등을 대체하는 저소비전력형LSI용으로 널리 활용될 전망이다.

SMD는 피드백 회로 없이 완전히 디지털방식으로 클록 불일치를 조절하며 PLL로 1주일 이상 걸렸던 시뮬레이션 시간도 3-4시간으로 단축,설계를 간소화할 수 있다.

지금까지 범용LSI에서 클록 불일치를 조절해온 PLL과 지연회로(DLL)는 피드백을 통해 아날로그방식으로 불일치를 조정하기 때문에 상대적으로 고속형인 PLL을 사용할 경우에도 수천클록, 시간으로도 수마이크로초가 걸린다.

따라서 PLL은 대기시에도 동작상태로 클록 불일치를 조절하기 때문에 10밀리와트 이상의 전력소비를 피할 수 없었다.

<심규호 기자>


브랜드 뉴스룸